二維碼
        企資網

        掃一掃關注

        當前位置: 首頁 » 企業資訊 » 設備 » 正文

        連接SPI接口器件___第壹部分

        放大字體  縮小字體 發布日期:2021-12-02 18:53:41    作者:葉昶琢    瀏覽次數:70
        導讀

        LEC2 Workbench系列技術博文主要萊迪思產品得應用開發問題。這些文章由萊迪思教育能力中心(LEC2)得FPGA設計可能撰寫。LEC2是專門針對萊迪思屢獲殊榮得低功耗FPGA和解決方案集合得全球自家培訓服

        LEC2 Workbench系列技術博文主要萊迪思產品得應用開發問題。這些文章由萊迪思教育能力中心(LEC2)得FPGA設計可能撰寫。LEC2是專門針對萊迪思屢獲殊榮得低功耗FPGA和解決方案集合得全球自家培訓服務供應商。

        萊迪思Crosslink?-NX FPGA擁有豐富得特性,可加速實現高速和低速接口。感謝(系列博文得第壹篇)描述了使用Crosslink-NX FPGA連接基于SPI得外部組件。第壹篇博文介紹了使用兩個時鐘域實現連接DAC(亞德諾半導體公司得AD7303 DAC)得SPI接口。第二篇博文將介紹使用單個時鐘域實現連接ADC(亞德諾半導體公司得 ADC AD7476)得SPI接口。兩個案例中呈現了兩種截然不同得實現接口得方法。

        兩個時鐘域得實現方案(dac_2c)

        亞德諾半導體公司(ADI)得AD7303模塊用作外部DAC。圖1顯示了接口得時序圖和時序參數。在本例中,SCLK頻率為30 MHz。時序參數t4、t5和t6在時序約束規范時尤其需要,它們將在set_output_delay約束中使用。

        圖1:時序圖和時序特征

        兩個時鐘域解決方案得實現如圖2所示。

        圖2:兩個時鐘域SPI接口得實現

        使用得參數:

      1. 輸入時鐘頻率:100 MHZ
      2. 內部時鐘CLK_120頻率:120 MHZ
      3. 內部時鐘CLK_30頻率:30 MHZ
      4. 生成得時鐘dac_sck:30 MHZ

        PLL_120_30

        PLL從外部時鐘CLK(100 MHz)生成兩個內部相位同步時鐘CLK_120和CLK_30。

        dac_sample_gen模塊

        dac_sample_gen模塊為dac_fsm生成采樣信號(轉換)。采樣信號開始向DAC傳輸數字數據。采樣率通過sample_select [1:0]信號設置,如表1所示。dac_sample_gen得框圖如圖3所示。

        表1:采樣率設置

        圖3:dac_sample_gen得框圖

        mode_select控制信號控制方波信號或三角波信號得生成,作為DAC得輸入數據。

        sync_stage模塊

        dac_sample_gen模塊與CLK_120一起工作。控制單元dac_fsm是CLK_30域得一部分。sync_stage模塊將轉換信號從CLK_120域傳輸到CLK_30域。來自dac_fsm得相應信號從CLK_30域傳輸到CLK_120。sync_stage得框圖如圖4所示。

        圖4:sync_stage得框圖

        dac_fsm模塊用于雙時鐘實現方案

        dac_fsm模塊控制生成傳輸到DAC得控制/數據信號。為了遵循圖1給出得t4、t5和t6得值,dac_fsm在CLK_30得下降沿工作。Dac_fsm作為狀態機實現。

        圖5:控制結構dac_fsm狀態機

        轉換信號被識別后,bit_count計數器加載值15。串行數據在時鐘信號CLK_30得下降沿輸出到dac_sdata上。傳輸16位數據后,dac_fsm再次發出就緒信號并等待下一個轉換信號。

        約束兩個時鐘域解決方案得設計

        1.約束時鐘CLK

        2. 約束時鐘CLK_120和CLK_30

        無需明確定義CLK_120和CLK_30這兩個時鐘信號,因為它們會由設計軟件自動定義。這兩個時鐘也稱為自動生成時鐘。

        3. 約束dac_clk

        連接到端口dac_sck得時鐘信號是內部時鐘CLK_30得副本。該信號被外部DAC解讀為時鐘。因此,該信號也必須被定義為時鐘,便于正確描述t4、t5和t6得時間要求。該時鐘即所謂得手動生成時鐘。

        4. 約束DAS輸入/FPGA輸出

        時間值t4、t5和t6描述了外部模塊得setup/hold要求。這些要求使用 set_output_delay約束進行描述。

        運行兩個時鐘域解決方案得時序分析

        時序分析報告顯示了兩個時鐘信號CLK_120和CLK_30之間得關系。

        注意CLK_120和CLK_30得跨時鐘域參數,反之亦然。這正是我們所期望得。

        對輸出信號dac_sync和dac_sdata得分析展示了基于set_output_delay約束實現得setup slack和hold slack。

        總結

        總之,兩個時鐘域提供了一些功耗方面得優勢,因為設計得一部分以較低得速度運行。此外,時序約束也很容易指定。該項目(dac_2c)可在LEC2索取。欲獲取項目副本,請通過info等lec2-fpga與我們聯系。

      5.  
        (文/葉昶琢)
        免責聲明
        本文僅代表作發布者:葉昶琢個人觀點,本站未對其內容進行核實,請讀者僅做參考,如若文中涉及有違公德、觸犯法律的內容,一經發現,立即刪除,需自行承擔相應責任。涉及到版權或其他問題,請及時聯系我們刪除處理郵件:weilaitui@qq.com。
         

        Copyright ? 2016 - 2025 - 企資網 48903.COM All Rights Reserved 粵公網安備 44030702000589號

        粵ICP備16078936號

        微信

        關注
        微信

        微信二維碼

        WAP二維碼

        客服

        聯系
        客服

        聯系客服:

        在線QQ: 303377504

        客服電話: 020-82301567

        E_mail郵箱: weilaitui@qq.com

        微信公眾號: weishitui

        客服001 客服002 客服003

        工作時間:

        周一至周五: 09:00 - 18:00

        反饋

        用戶
        反饋

        主站蜘蛛池模板: 久久久国产一区二区三区| 亚洲av午夜精品一区二区三区| 精品一区二区三区四区电影| 日韩一区二区久久久久久| 天堂一区二区三区精品| 丰满爆乳一区二区三区| 国产亚洲综合精品一区二区三区 | 怡红院AV一区二区三区| 国产探花在线精品一区二区| 国产一区高清视频| 国产在线观看一区二区三区| 亚洲欧美成人一区二区三区 | 国产高清精品一区| 精品人妻少妇一区二区三区不卡 | 爱爱帝国亚洲一区二区三区 | 亚洲成a人一区二区三区| 免费看AV毛片一区二区三区| 精产国品一区二区三产区| eeuss鲁片一区二区三区| 欧美av色香蕉一区二区蜜桃小说 | A国产一区二区免费入口| 午夜福利国产一区二区| 麻豆视传媒一区二区三区| 精品福利一区3d动漫| 一区二区三区无码高清视频| 高清一区二区三区| 国产一区二区三区夜色| 国产一区二区三区不卡AV| 一区二区三区无码视频免费福利| 国产精品女同一区二区久久| 中文字幕一区二区免费| 自慰无码一区二区三区| 色窝窝无码一区二区三区| 乱码精品一区二区三区| 国产免费一区二区三区| 精品亚洲福利一区二区| 国产高清一区二区三区四区| 亚洲AV无码一区东京热| 无码人妻一区二区三区免费手机| 成人区人妻精品一区二区三区| 一区二区三区久久精品|